A cache subsystem in a data processing system is structured to place the L1 cache RAMs after the L2 cache RAMs in the pipeline for processing both CPU write transactions and L1 line-fill transactions. In this manner the lines loaded into the L1 cache are updated by all CPU write transactions without having to perform any explicit checks. The present invention also places the L1 tag RAM before the L1 data RAM for both CPU write transactions and L1 line-fill transactions, such that CPU write transactions may check that a line is in the L1 cache before updating it. L1 line-fill transactions can then check that the line to be transferred from the L2 cache to the L1 cache is not already in the L1 cache.

Подсистема тайника в системы процесса данных составлена для того чтобы установить штоссели тайника L1 после того как штоссели тайника L2 в трубопроводе для обрабатывать и C P U пишут трудыы и L1 лини-zapoln4ht трудыы. В этом образе линии нагруженные в тайник L1 уточнены всем C P U пишут трудыы без выполнить все точные проверки. Присытствыющий вымысел также устанавливает ШТОССЕЛЬ прежде чем ШТОССЕЛЬ данных L1 и для C P U пишет трудыы и L1 лини-zapoln4ht трудыы, такое бирки L1 что C P U пишет трудыы может проверить что линия находится в тайнике L1 перед уточнением ее. L1 лини-zapoln4ht трудыы могут после этого проверить что линия, котор нужно перенести от тайника L2 к тайнику L1 не находится уже в тайнике L1.

 
Web www.patentalert.com

< (none)

< Paired register exchange using renaming register map

> Transgenic non-human mammals expressing human coagulation factor VIII and von Willebrand factor

> (none)

~ 00060