Clock paths are routed in two steps or phases. First, a local clock distribution network is generated to minimize as much as possible the length of conductors within regions and positioning local clock buffers, one in each region. Second, a global clock distribution network is designed to couple the local clock buffers to a clock source using equidistant conducting path between the local clock buffers. Consideration is given to constraints imposed by capacitance, conductor length, and power requirements. The second phase repeats the first phase when power constraints are violated.

I percorsi dell'orologio sono diretti in due punti o fasi. In primo luogo, una rete di distribuzione dell'orologio locale è generata per minimizzare tanto come possibile la lunghezza dei conduttori all'interno delle regioni e del posizionare gli amplificatori dell'orologio locale, uno in ogni regione. In secondo luogo, una rete di distribuzione globale dell'orologio è destinata per accoppiare gli amplificatori dell'orologio locale ad una fonte dell'orologio per mezzo del percorso di condotta equidistante fra gli amplificatori dell'orologio locale. La considerazione è data ai vincoli imposti dalla capacità, dalla lunghezza del conduttore e dai requisiti di alimentazione. La seconda fase ripete la prima fase in cui i vincoli di alimentazione sono violati.

 
Web www.patentalert.com

< (none)

< Methods for enhancing performance and data acquired from three-dimensional image systems

> System and method for tracing program execution within a superscalar processor

> (none)

~ 00059