A successive-approximation analog-digital converter including a logic control circuit timed by means of an external clock signal clock. The logic control circuit includes a register containing a first digital signal formed of N bits, which is the product of a first analog-digital conversion. The logic control circuit is suitable for producing a second digital signal formed of N bits through a second analog-digital conversion in N clock cycles. This analog-digital converter converts the second digital signal sent by the logic circuit to a second analog signal. A comparator compares the first analog signal with the second analog signal which has been input to the analog-digital converter. The converter includes a device which enables the increase of the first analog signal in output from the digital-analog converter and in input to the comparator by a preset value (Voffs) when the bit of the first digital signal which corresponds in position to the bit of the second digital signal which must be decided in a clock cycle is zero.

Ein Aufeinanderfolgendnäherungswert analog-digitaler Konverter einschließlich einen Logiksteuerstromkreis gefestsetzt mittels eines externen Taktgebersignaltaktgebers. Der Logiksteuerstromkreis schließt ein Register ein, das ein erstes digitales Signal enthält, das von den N Spitzen gebildet wird, das das Produkt einer ersten analog-digitalen Umwandlung ist. Der Logiksteuerstromkreis ist- für das Produzieren eines zweiten digitalen Signals verwendbar, das von den N Spitzen durch eine zweite analog-digitale Umwandlung in den N Taktgeberzyklen gebildet wird. Dieser analog-digitale Konverter wandelt das zweite digitale Signal um, das durch die Koinzidenzschaltung in ein zweites Analogsignal gesendet wird. Ein Komparator vergleicht das erste Analogsignal mit dem zweiten Analogsignal, das zum analog-digitalen Konverter eingegeben worden ist. Der Konverter schließt eine Vorrichtung ein, die der Zunahme des ersten Analogsignals des Ausganges vom digital-analogen Konverter ermöglicht und im Eingang zum Komparator durch Standardwert (Voffs) wenn die Spitze des ersten digitalen Signals, das in Position der Spitze des zweiten digitalen Signals entspricht, das in einem Taktgeberzyklus entschieden werden muß, null ist.

 
Web www.patentalert.com

< (none)

< Character image layout method and device

> Plasma display device

> (none)

~ 00055