A method for designing a semiconductor device having a plurality of logic elements provided with a plurality of power supplies. First, a power supply type name is given to each power supply in accordance with the purpose of the power supply in each logic element. Each logic element is associated with the power supply type name of the power supply that is to be provided to the logic element. A power supply group is formed for each power supply. Specific information of each power supply group associating the power supply type name with supplied voltage is generated. Then, the power supply provided to each logic element is determined by allocating the power supply group to the logic element. The method simplifies designing the layout of a semiconductor device operated by multiple power supplies.

Eine Methode für das Entwerfen eines Halbleiterelements, das eine Mehrzahl der Logikelemente versehen mit einer Mehrzahl der Spg.Versorgungsteile hat. Zuerst wird eine Spg.Versorgungsteilart Name zu jedem Spg.Versorgungsteil in Übereinstimmung mit dem Zweck des Spg.Versorgungsteils in jedem Logikelement gegeben. Jedes LogikelementIST mit der Spg.Versorgungsteilart Name des Spg.Versorgungsteils verbunden, das zum Logikelement zur Verfügung gestellt werden soll. Eine Spg.Versorgungsteilgruppe wird für jedes Spg.Versorgungsteil gebildet. Spezifische Informationen jeder Spg.Versorgungsteilgruppe, welche die Spg.Versorgungsteilart Namen mit gelieferter Spannung verbindet, werden erzeugt. Dann wird das Spg.Versorgungsteil, das zu jedem Logikelement bereitgestellt wird, festgestellt, indem man die Spg.Versorgungsteilgruppe zum Logikelement zuteilt. Die Methode vereinfacht das Entwerfen des Plans eines Halbleiterelements, das durch mehrfache Spg.Versorgungsteile bearbeitet wird.

 
Web www.patentalert.com

< (none)

< Layered product

> Process of making a composite membrane

> (none)

~ 00054