The next generation digital signal processors and reduced instruction set chip processors have multiple arithmetic and logic units and multiply and accumulate units to boost the processor performance. This technique along with higher clock speed of the processors has moved the processor throughput bottle neck to the bus bandwidth. Thus, a bandwidth efficient implementation of standard processing functions is very important to improve the real throughput of these processors. A few processors already use a wide data bus to access multiple consecutive data elements in memory to boost the bus bandwidth. This feature has been used extensively to speed up the cache performance. Disclosed herein is a bandwidth efficient implementation of FIR filter. In any intensive signal processing applications, filters are the basic processing function. The proposed method reduces the required bus bandwidth by about a factor of 2.7 without increasing the number of MAC operations. This can significantly increase the processor real throughput in a RISC type of processor if it is used with an optimum processor architecture. This method can be extended to implement many type of filters, such as a complex filter, a convolution filter, a decimating filter and an adaptive filter.

I processor del segnale numerico della generazione seguente ed i processor ridotti del circuito integrato dell'insieme delle istruzioni hanno unità di logica ed aritmetiche multiple e moltiplicano ed accumulano le unità per amplificare le prestazioni del processor. Questa tecnica con più alta velocità di orologio dei processor ha spostato il collo della bottiglia di rendimento del processor verso la larghezza di banda del bus. Quindi, un'esecuzione efficiente di larghezza di banda delle funzioni di elaborazione standard è molto importante da migliorare il rendimento reale di questi processor. Alcuni processor già utilizzano un canale omnibus di dati largo per accedere agli elementi di dati successivi multipli nella memoria per amplificare la larghezza di banda del bus. Questa caratteristica è stata usata estesamente per accelerare le prestazioni del nascondiglio. È rilevata qui un'esecuzione efficiente di larghezza di banda del filtro dell'ABETE. In tutte le applicazioni intense di elaborazione dei segnali, i filtri sono la funzione di elaborazione di base. Il metodo proposto riduce la larghezza di banda richiesta del bus circa da un fattore di 2.7 senza aumentare il numero di funzionamenti del MAC. Ciò può aumentare significativamente il rendimento reale del processor in un tipo di RISC di processor se è usata con un'architettura ottimale del processor. Questo metodo può estendersi per effettuare molti tipo di filtri, quale un filtro complesso, di filtro dell'avvolgimento, di filtro decimante e di filtro adattabile.

 
Web www.patentalert.com

< (none)

< Conformance definitions for guaranteed frame rate service

> Remote power-down control of wireless terminal

> (none)

~ 00050