A placing and wiring method for a master slice type semiconductor integrated circuit is provided. The method is conducted by an automatic placing and routing apparatus with respect to a master slice 100 having a plurality of basic cells 110 formed in a matrix, in which first and second power source wirings 170 and 171 that traverse the plurality of basic cells 110 are connected to a plurality of signal wirings that are formed along a vertical direction to provide connections within each of the plurality of basic cells 110 and/or between the plurality of basic cells 110. The method includes: a first step of registering in the automatic pacing and routing apparatus definitions of effective pin positions A1-A14, B2-B13 and C1-C14; a second step of registering a net list in the automatic placing and routing apparatus; and a third step of determining the placement of pin positions and wiring routes, based on data for the definitions of the effective pin positions and the net list. The registered effective pin positions are provided on lattice grids 120, located inside and outside a region between the first and second power source wirings 170 and 171. In the circuit wired according to the definitions, contacts with respect to the drains are provided inside and outside the region between the first and second power source wirings 170 and 171, and the signal wirings do not cross the power source wirings.

Un método de colocación y que ata con alambre para un tipo principal circuito integrado de la rebanada del semiconductor se proporciona. El método es conducido por un aparato de colocación y que encamina automático con respecto a una rebanada principal 100 que tiene una pluralidad de las células básicas 110 formadas en una matriz, en la cual primero y los segundos cableados 170 y 171 de la fuente de energía que travieso la pluralidad de las células básicas 110 está conectada con una pluralidad de cableados de la señal que se formen a lo largo de una dirección vertical para proporcionar conexiones dentro de cada uno de la pluralidad de las células básicas 110 y/o entre la pluralidad de las células básicas 110. El método incluye: un primer paso de la colocación en el establecimiento del paso automático y de definiciones del aparato que encaminan del perno eficaz coloca A1-A14, B2-B13 y C1-C14; un segundo paso de colocar una lista neta en el aparato de colocación y que encamina automático; y un tercer paso de determinar la colocación del perno posiciones y de atar con alambre las rutas, basada en los datos para las definiciones del perno eficaz posiciones y la lista neta. El perno eficaz registrado posiciones se proporciona en las rejillas 120 del enrejado, situadas dentro y fuera de una región entre los primeros y segundos cableados 170 y 171 de la fuente de energía. En el circuito ató con alambre según las definiciones, los contactos con respecto a los drenes se proporcionan dentro y fuera de la región entre los primeros y segundos cableados 170 y 171 de la fuente de energía, y los cableados de la señal no cruzan los cableados de la fuente de energía.

 
Web www.patentalert.com

< (none)

< Semiconductor device and method for manufacturing the same

> Printer having roll paper housing

> (none)

~ 00050