In a logic analyzer or similar binary signal-analyzing instrument, hardware circuitry, such as an ASIC, or other dedicated hardware, is used to perform waveform compression and summarization more rapidly than it could be done by software alone. The hardware is used to perform the compression of the data and to summarize its behavior for visual display. In one embodiment, the hardware starts from a given memory address and compares current timestamp values with final timestamp values to determine the length of the timeslice. Within the timeslice, all of the data is compared to determine whether it remains the same throughout the timeslice or whether it changes. The same approach can be used on violation data, such as glitches and setup and hold violations.

В анализаторе логики или подобной бинарной сигнал-analiziru4 аппаратуре, сети оборудования, such as ASIC, или другое преданное оборудование, использованы для того чтобы выполнить обжатие и summarization формы волны более быстро чем они смогли быть сделаны средством программирования самостоятельно. Оборудование использовано для того чтобы выполнить обжатие данных и суммировать свое поведение для визуального индикатора. В одном воплощении, оборудование начинает от, котор дали адреса памяти и сравнивает в настоящее время значения timestamp с окончательными значениями timestamp для того чтобы обусловить длину timeslice. В пределах timeslice, весь из данных сравнено для того чтобы обусловить остает ли он этим же в течении timeslice или изменяет ли он. Такой же подход можно использовать на данных по нарушения, such as glitches и нарушения установки и владения.

 
Web www.patentalert.com

< (none)

< Method for monitoring product performance

> Multi-threaded, multi-cast switch

> (none)

~ 00049