A memory card in accordance with the present invention allows a variety of memory devices to interface with a processor. The memory card comprises a data base which contains information about the variety of memory devices that are on the card and dual signal pairs that can be used to form different signal sets that are required to test or program the variety of memory devices. The memory card further comprises a plurality of reserved lines that can be used to form additional signal sets and a plurality memory areas. A memory card in accordance with the present invention comprises four different signal groups which allows memory modules that individually contain multiple memory types to be interfaced to a standard CPU. Such a memory bus is referred to as an X-Bus and the memory modules are referred to as X-Cards. The four signal groups of the X-Bus/X-Card combination are described below. 1. The X-Bus has a plurality of signals that connect to a device on the X-Card that contains information on all devices that exist on the X-Card. This device is referred to as the XDD (the X-Card Database Device). 2. The X-Bus also contains dual signal pairs that can be used to form different signal sets. These signal sets are required to test and or program typical memory devices such as FLASH programmable devices. 3. The X-Bus also provides a multiplicity of defined signals required to normally access most common memory types. One of these defined signals is a chip select signal (preferably #CS0), which is normally used to boot a computer system from reset. 4. Further, the X-Bus provides a multiplicity of reserved lines that can be used to form the different signal sets required for the testing, programming, and/or normal use modes of standard memory devices.

Eine codierte Karte in Übereinstimmung mit der anwesenden Erfindung läßt eine Vielzahl der größtintegrierter Speicherbauelemente an einen Prozessor anschließen. Die codierte Karte enthält eine Datenbank, die Informationen über die Vielzahl der größtintegrierter Speicherbauelemente enthält, die auf der Karte und Doppelden signalpaaren sind, die verwendet werden können, um unterschiedliche Signalsätze zu bilden, die angefordert werden, um die Vielzahl der größtintegrierter Speicherbauelemente zu prüfen oder zu programmieren. Die weitere codierte Karte enthält eine Mehrzahl von reservierten Linien, die benutzt werden können, um zusätzliche Signalsätze und Bereiche eines Mehrzahlgedächtnisses zu bilden. Eine codierte Karte in Übereinstimmung mit der anwesenden Erfindung enthält vier unterschiedliche Signalgruppen, die Gedächtnismodule erlaubt, die einzeln die mehrfachen zu einer enthalten Standard-CPU angeschlossen zu werden Gedächtnisarten. Solch ein Gedächtnisbus gekennzeichnet, als ein X-Bus und die Gedächtnismodule als X-Karten gekennzeichnet. Die vier Signalgruppen der X-Bus/X-Card Kombination sind unten beschrieben. 1. Der X-Bus hat eine Mehrzahl der Signale, die an eine Vorrichtung auf der X-Karte anschließen, die Informationen über alle Vorrichtungen enthält, die von der X-Karte bestehen. Diese Vorrichtung gekennzeichnet als das XDD (die X-Karte Datenbank-Vorrichtung). 2. Der X-Bus enthält auch Doppelsignalpaare, die verwendet werden können, um unterschiedliche Signalsätze zu bilden. Diese Signalsätze werden angefordert, um zu prüfen und oder typische größtintegrierte Speicherbauelemente wie GRELLE programmierbare Vorrichtungen zu programmieren. 3. Der X-Bus liefert auch eine Vielfältigkeit der definierten Signale, die erfordert werden, um die meisten allgemeinen Gedächtnisarten normalerweise zugänglich zu machen. Eins dieser definierten Signale ist ein auserwähltes Signal des Spanes (vorzugsweise # CS0), das normalerweise benutzt wird, um ein Computersystem vom Zurückstellen aufzuladen. 4. Weiter liefert der X-Bus eine Vielfältigkeit der reservierten Linien, die verwendet werden können, um die unterschiedlichen Signalsätze zu bilden, die für die Prüfung erfordert werden und programmieren, und/oder der normalen Gebrauchmodi der Standardgrößtintegrierter Speicherbauelemente.

 
Web www.patentalert.com

< (none)

< Content addressable memory (CAM) engine

> Data storage device providing communication between processing units

> (none)

~ 00048