Data stored in a ferroelectric capacitor having its one electrode connected to a plate line and its other electrode connected to a bit line is read out by inputting a pulse to the plate line and then performing a sense operation to amplify the data. The sense operation is performed after a signal from the non-switching ferroelectric capacitor is decreased from its peak value right after pulsing the plate line. A predetermined time is ensured from input of the pulse to the sense operation. With this arrangement, the signal output can be decreased. The signal output margin can be ensured, and the service life of a device can be increased by decreasing the output from the bit line due to the imprint effect on the capacitor.

Des données stockées dans un condensateur ferroelectric faisant relier son une électrode à une ligne de plat et son autre électrode être reliée à une ligne de peu sont données lecture en entrant une impulsion à la ligne de plat et puis en effectuant une opération de sens pour amplifier les données. L'opération de sens est effectuée après qu'un signal du condensateur ferroelectric de non-commutation soit diminué de son juste maximal de valeur après avoir palpité la ligne de plat. Un temps prédéterminé est assuré de l'entrée de l'impulsion à l'opération de sens. Avec cet arrangement, le rendement de signal peut être diminué. La marge de rendement de signal peut être assurée, et la durée de vie d'un dispositif peut être augmentée en diminuant le rendement de la ligne de peu due à l'effet d'impression sur le condensateur.

 
Web www.patentalert.com

< (none)

< Circuit and method for generating chrominance lock

> Method of fabricating a micro-technical structure, and micro-technical component

> (none)

~ 00047