A method and apparatus for detection of a bus hang with identification and capturing of errors in a network computing environment having at least one bus. A first and a second unit are in processing communication with one another in the environment and both units are capable of transferring data between one another. A status circuit is provided for monitoring the first and second units as well as a counting circuit that is measuring periods of bus inactivity during an active bus transfer sequences. A compare circuit is in processing communication with the first and second units for comparing threshold counts provided with a threshold value circuit. Finally, an error detector mechanism that is responsive to the threshold circuit is provided, capable of detecting a bus hang condition, where the detector asserts an error indication when appropriate.

Een methode en een apparaat voor opsporing van een bus hangen met identificatie en het vangen van fouten in een netwerk gegevensverwerkingsmilieu dat minstens één bus heeft. Een eerste en tweede eenheid is in verwerkingscommunicatie met elkaar in het milieu en beide eenheden kunnen elkaar overbrengen gegevens tussen. Een statuskring wordt verstrekt voor de controle van de eerste en tweede eenheden evenals een tellende kring die periodes van businactiviteit tijdens opeenvolgingen van een de actieve busoverdracht meet. Vergelijk kring is in verwerkingscommunicatie met de eerste en tweede eenheden voor het vergelijken van drempeltellingen die van een kring van de drempelwaarde worden voorzien. Tot slot wordt een mechanisme van de foutendetector dat voor de drempelkring ontvankelijk is verstrekt, geschikt om een bus te ontdekken hang voorwaarde, waar de detector een foutenaanwijzing wanneer aangewezen beweert.

 
Web www.patentalert.com

< (none)

< Apparatus and methods for controlling restart conditions of a faulted process

> Method and apparatus for switching clocks presented to synchronous SRAMs

> (none)

~ 00044