An FPU pipeline is synchronized with a CPU pipeline. Synchronization is achieved by having stalls and freezes in any one pipeline cause stalls and freezes in the other pipeline as well. Exceptions are kept precise even for long floating point operations. Precise exceptions are achieved by having a first execution stage of the FPU pipeline generate a busy signal, when a first floating point instruction enters a first execution stage of the FPU pipeline. When a second floating point instruction is decoded by the FPU pipeline before the first floating point instruction has finished executing in the first stage of the FPU pipeline, then both pipelines are stalled.

Eine FPU Rohrleitung wird mit einer CPU Rohrleitung synchronisiert. Synchrounisierung wird erzielt indem man Ställe und einfriert in jeder möglicher einer Rohrleitungursache festklemmt und einfriert in der anderen Rohrleitung außerdem hat. Ausnahmen werden exakt sogar für lange Gleitkommabetriebe gehalten. Exakte Ausnahmen werden erzielt indem man ein erstes Durchführung Stadium der FPU Rohrleitung erzeugen ein Besetztzeichen hat, wenn eine erste Gleitkommaanweisung ein erstes Durchführung Stadium der FPU Rohrleitung einträgt. Wenn eine zweite Gleitkommaanweisung durch die FPU Rohrleitung decodiert wird, bevor die erste Gleitkommaanweisung die Durchführung im ersten Stadium der FPU Rohrleitung beendet hat, dann werden beide Rohrleitungen festgeklemmt.

 
Web www.patentalert.com

< (none)

< Hardware/software system for instruction profiling and trace selection using branch history information for branch predictions

> Method and apparatus for reducing latency in set-associative caches using set prediction

> (none)

~ 00037