A transmission line driver circuit that minimizes ringing effects while providing an acceptably fast output response. A plurality of increasingly powerful transistors are activated at different times to drive an output signal without ringing under low impedance conditions and quickly under high impedance conditions. The transmission line driver also includes a digital logic circuit. A strong inverter is connected to a digital logic unit. The strong inverter is activated when the first of two conditions is satisfied: 1) a feedback signal drops below a predetermined level; or 2) an output signal from a final delay is received by the output circuit. In this way, the strong driver will always contribute to driving the output signal, but will only do so when there is little likelihood of ringing.

Una línea circuito de la transmisión del conductor que reduce al mínimo efectos de sonido mientras que proporciona una respuesta aceptable rápidamente hecha salir. Una pluralidad de transistores cada vez más de gran alcance se activa en diversas horas de conducir una señal de salida sin el sonido bajo condiciones bajas de la impedancia y rápidamente bajo altas condiciones de la impedancia. La línea conductor de la transmisión también incluye un circuito de lógica digital. Un inversor fuerte está conectado con una unidad digital de la lógica. Se activa el inversor fuerte cuando el primer de dos condiciones está satisfecho: 1) una señal de retorno cae debajo de un nivel predeterminado; o 2) una señal de salida de un final retrasa es recibida por el circuito de salida. De esta manera, el conductor fuerte contribuirá siempre a conducir la señal de salida, pero hará solamente tan cuando hay pequeña posibilidad del sonido.

 
Web www.patentalert.com

< (none)

< Redirection of cellular immunity by protein tyrosine kinase chimeras

> Multi-chip memory apparatus and associated method

> (none)

~ 00036