A method and implementing system is provided in which input signal specifications, element internal delays and output loads, for each element in a circuit design, are utilized in an iterative processing engine to objectively determine and provide a timing rule database for a circuit being designed. A schematic database netlist is run through a test model converter program to provide a test model database at a gate level for the test model design circuit. These data are processed by a designer through a workstation GUI and the result is applied to an I/O design testing function. The results of the I/O design testing function include a listing of patterns of input combinations which are needed to get listed outputs. The GUI prepares a sequence of stimuli to test the circuit with a timing simulator. Based on the output response of the timing simulator, delay relationships under various input and output load conditions are compiled.

Μια μέθοδος και η εφαρμογή του συστήματος παρέχονται στο οποίο οι προδιαγραφές σημάτων εισαγωγής, οι εσωτερικά καθυστερήσεις στοιχείων και τα φορτία παραγωγής, για κάθε στοιχείο σε ένα σχέδιο κυκλωμάτων, χρησιμοποιούνται σε μια επαναληπτική μηχανή επεξεργασίας για να καθορίσουν αντικειμενικά και να παρέχουν μια βάση δεδομένων κανόνα συγχρονισμού για ένα κύκλωμα που σχεδιάζεται. Ένα σχηματικό netlist βάσεων δεδομένων οργανώνεται μέσω ενός πρότυπου προγράμματος μετατροπέων δοκιμής για να παρασχεθεί μια πρότυπη βάση δεδομένων δοκιμής σε επίπεδο πυλών για το πρότυπο κύκλωμα σχεδίου δοκιμής. Αυτά τα στοιχεία υποβάλλονται σε επεξεργασία από έναν σχεδιαστή μέσω ενός τερματικού σταθμού GUI και το αποτέλεσμα εφαρμόζεται σε μια I/O εξεταστική λειτουργία σχεδίου. Τα αποτελέσματα της I/O εξεταστικής λειτουργίας σχεδίου περιλαμβάνουν μια λίστα των σχεδίων των συνδυασμών εισαγωγής που απαιτούνται για να πάρουν τα απαριθμημένα αποτελέσματα. Το GUI προετοιμάζει μια ακολουθία ερεθισμάτων για να εξετάσει το κύκλωμα με έναν προσομοιωτή συγχρονισμού. Με βάση την απάντηση παραγωγής του προσομοιωτή συγχρονισμού, οι σχέσεις καθυστέρησης υπό τους διάφορους όρους φορτίων εισαγωγής και παραγωγής συντάσσονται.

 
Web www.patentalert.com

< (none)

< Class store schema

> Disk block cache management for a distributed shared memory computer system

> (none)

~ 00035