A circuit and method for trimming and simulating the effect of trimming a plurality of IC parameters. Trim signals which affect respective IC parameters are generated with respective digital-to-analog converters (DACs) in response to digital bit patterns. A parameter to be trimmed is selected, a bit pattern is applied to a DAC and a trim signal generated, and the value of the parameter that results is measured. Bit patterns are iteratively created until one is identified that brings the parameter within an acceptable range. The identified bit pattern is then permanently encoded using programmable subcircuits containing poly fuses. The bit patterns are received serially to conserve I/O pins. A number of DACs are provided to enable a number of different parameters to be simulated and trimmed. A switching network is provided that selectably switches otherwise inaccessible internal nodes to an I/O pin for measurement. The trimming circuitry. is packaged within the IC package and is operable via its I/O pins, enabling the IC's parameters to be trimmed post-assembly.

Un circuit et une méthode pour le règlage et simuler l'effet d'équilibrer une pluralité de paramètres d'IC. Équilibrez les signaux qui affectent des paramètres respectifs d'IC sont produits avec les convertisseurs numériques-analogique respectifs (DACs) en réponse aux configurations binaires numériques. Un paramètre à équilibrer est choisi, une configuration binaire est appliquée à un DAC et à un signal d'équilibre produits, et à la valeur du paramètre que des résultats est mesurés. Des configurations binaires sont itérativement créées jusqu'à ce qu'on identifie une qui apportent le paramètre dans une marge acceptable. La configuration binaire identifiée alors est de manière permanente codée en utilisant les subcircuits programmables contenant de poly fusibles. Les configurations binaires sont reçues en série pour conserver des goupilles d'I/O. Un certain nombre de DACs sont fournis pour permettre à un certain nombre de différents paramètres d'être simulés et équilibrés. Un réseau de commutation est à condition que selectably des noeuds internes autrement inaccessibles de commutateurs à une goupille d'I/O pour la mesure. Les circuits de règlage. est empaqueté dans le paquet d'IC et est fonctionnel par l'intermédiaire de ses goupilles d'I/O, permettant aux paramètres de l'iC's d'être poteau-assemblée équilibrée.

 
Web www.patentalert.com

< (none)

< Transfer function implementation using digital impedance synthesis

> Fluorescent X-ray analyzer

> (none)

~ 00024