A ROM shadowing circuit that controls transfer of ROM data to the RAM in order to implement the ROM shadowing process required during the initialization of a PC. When the ROM shadowing circuit detects a system reset signal, the ROM shadowing circuit holds the CPU in a reset state while the ROM shadowing circuit copies the ROM data to the RAM. When the data copy is completed, the ROM shadowing circuit releases the CPU, which then begins fetching and executing instructions that comprise firmware initialization routines from the RAM.

Rom затеняя цепь переход управления данных по rom к ШТОССЕЛЮ снабдить rom затеняя процесс требовал во время начинания PC. Когда rom затеняя цепь обнаруживает сигнал возврата системы, rom затеняя цепь держит C P U в положении возврата пока rom затеняя цепь копирует данные по rom к ШТОССЕЛЮ. Когда экземпляр данных завершит, rom затеняя цепь выпускает C P U, которое после этого начинает fetching и исполнять инструкции которые состоят из режимов начинания firmware от ШТОССЕЛЯ.

 
Web www.patentalert.com

< (none)

< Intelligent antenna sub-sector switching for time slotted systems

> Proxy cache cluster

> (none)

~ 00022