A semiconductor integrated circuit for cryptographic process according to the present invention, comprises a randomizing unit for randomizing first input data which is one of two divided parts of input data based on configuration information to identify an algorithm in randomizing process, a function F portion for receiving data which have been subjected to the randomizing process and then applying coding process to the data, and an exclusive logical sum circuit for receiving second input data which is other of two divided parts of the input data and output data from the function F portion and then outputting an exclusive logical sum of the second input data and the output data.

Een halfgeleidergeïntegreerde schakeling voor cryptografisch proces volgens de onderhavige uitvinding, bestaat uit een het willekeurig verdelen eenheid voor het willekeurig verdelen van eerste inputgegevens die één van twee verdeelde delen van inputgegevens die op configuratieinformatie zijn worden gebaseerd een algoritme te identificeren in het willekeurig verdelen van proces, een functieF gedeelte voor het ontvangen van gegevens die aan het het willekeurig verdelen proces en dan het toepassen van codageproces op de gegevens zijn onderworpen, en een exclusieve logische somkring voor het ontvangen van tweede inputgegevens die andere van twee verdeelde delen van de inputgegevens en outputgegevens van het functieF gedeelte en dan het outputting van een exclusieve logische som de tweede inputgegevens en outputgegevens zijn.

 
Web www.patentalert.com

< (none)

< Generalized user identification and authentication system

> Reactor vessel for removing contaminants from dredge material in an underwater environment

> (none)

~ 00022