The present invention is directed to a system for interfacing a system bus to a plurality of Peripheral Component Interconnect (PCI) buses. Specifically, the invention is directed to a system that interfaces a system bus to a plurality of PCI buses, wherein each PCI bus is dedicated to a single PCI device, or slot. The configuration provided by the present invention realizes significant performance enhancements over prior art systems that have shared PCI buses (multiple PCI devices per PCI bus), by providing a direct pipe between the system bus to each PCI device. In accordance with the invention, the system comprises multiple integrated circuit components, including a first integrated circuit and a plurality of second integrated circuit components. The first integrated circuit includes a system bus interface configured to interface with the system bus and a plurality of output interfaces. Each output interface has a fewer number of signals than the system bus interface, and each is configured to generally operate at a communication frequency that matches the communication frequency of a corresponding PCI device/bus. Each of the second integrated circuits includes a PCI interface configured to interface with a PCI bus and at least one input interface configured to directly interface with an output interface of the first integrated circuit.

La presente invenzione è diretta verso un sistema per il collegamento del bus del sistema ad una pluralità di bus componenti periferici di interconnessione (PCI). Specificamente, l'invenzione è diretta verso un sistema che connette un bus del sistema ad una pluralità di bus del PCI, in cui ogni bus del PCI è dedicato ad un singolo dispositivo del PCI, o di scanalatura. La configurazione fornita dalla presente invenzione realizza i sistemi significativi di arte anteriore dell'eccedenza di aumenti di prestazioni che hanno ripartito i bus del PCI (dispositivi multipli del PCI per il bus del PCI), fornendo un tubo diretto fra il bus del sistema ad ogni dispositivo del PCI. Secondo l'invenzione, il sistema contiene i componenti multipli del circuito integrato, compreso un primo circuito integrato e una pluralità di secondi componenti del circuito integrato. Il primo circuito integrato include un'interfaccia bus del sistema configurata per collegare mediante interfaccia al bus del sistema e ad una pluralità di interfacce dell'uscita. Ogni interfaccia dell'uscita ha un poco numero di segnali che l'interfaccia bus del sistema e ciascuno è configurata per funzionare generalmente ad una frequenza di comunicazione che abbina la frequenza di comunicazione di un PCI corrispondente device/bus. Ciascuno dei secondi circuiti integrati include un'interfaccia del PCI configurata per collegare mediante interfaccia ad un bus del PCI ed almeno ad un'interfaccia immessa configurati direttamente per collegare mediante interfaccia ad un'interfaccia dell'uscita del primo circuito integrato.

 
Web www.patentalert.com

< (none)

< Multiplex sensor and method of use

> Proportional load transfer valve for suspension control with 6.times.2 automatic traction control

> (none)

~ 00019