A flexible, reconfigurable processing system architecture allows for the implementation of a variety of processing system configurations to be implemented on a single device, which is preferably a PCI bus add-in extension board with an attached daughter card attached and electrically connected thereto through a PCI Mezzanine type connector, and which is plugged into a personal computer PCI expansion slot. The architecture uses the PCI bus, for example, as the local CPU bus for an embedded processor, which not only allows for flexibility in system configuration but also allows PCI devices to be hidden from the host CPU to allow for proper system startup. The architecture further permits an embedded processing CPU to be re-booted when the secondary PCI bus host bus bridge fails to respond without affecting host CPU or other secondary PCI bus peripheral devices. The architecture provides a method of loading an embedded system CPU's local memory with operating system and diagnostic code without the use of ROM or FLASH memory. A system and method of reserving memory is also disclosed which utilizes a dummy or surrogate board with little of no functionality but which has a class code of a common device such as an Ethernet card. The primary system BIOS will read the class code and reserve memory based on the surrogate card. The driver of the non-standard card such as an embedded processor, can then use the memory space allocated to the surrogate card by the BIOS.

Une architecture flexible et reconfigurable de système de traitement tient compte de l'exécution d'une variété de configurations de système de traitement pour être mise en application sur un dispositif simple, qui est de préférence un panneau de prolongation addition d'autobus de PCI avec une carte jointe de fille attachée et électriquement reliée là-dessus par un type connecteur de Mezzanine de PCI, et qui est branché à un emplacement de PCI de PC. L'architecture utilise l'autobus de PCI, par exemple, comme autobus local d'unité centrale de traitement pour un processeur incorporé, qui tient compte non seulement de la flexibilité dans la configuration de système mais permet également à des dispositifs de PCI d'être caché de l'unité centrale de traitement de centre serveur pour tenir compte du démarrage de système approprié. Les laisux supplémentaires d'architecture une unité centrale de traitement de traitement incorporée d'être re-initialiser quand le pont secondaire en autobus de centre serveur d'autobus de PCI ne répond pas sans affecter l'unité centrale de traitement de centre serveur ou d'autres périphériques d'autobus secondaire de PCI. L'architecture fournit une méthode de charger une mémoire locale incluse du système CPU's avec le logiciel d'exploitation et le code diagnostique sans utilisation de mémoire de ROM ou d'INSTANTANÉ. Un système et une méthode de réserver la mémoire est également révélé ce qui utilise un conseil factice ou de remplacement avec peu sans fonctionnalité mais qui a une catégorie d'un dispositif commun tel qu'une carte d'Ethernet. Le BIOS de système primaire lira la catégorie et la mémoire de réservation basées sur la carte de remplacement. Le conducteur de la carte non standard telle qu'un processeur incorporé, peut alors employer l'espace mémoire assigné à la carte de remplacement par le BIOS.

 
Web www.patentalert.com

< (none)

< Cooperative work support system for managing a window display

> Computer system and method for abstracting and accessing a chronologically-arranged collection of information

> (none)

~ 00018