An electronic circuit and a method of designing the electronic circuit having conductive fill stripes which are electrically attached to the power distribution or to the signal routing of the circuit. Preferably, the conductive fill stripes are electrically attached to the power distribution and are interspersed between the power buses and signal wires on the various metal layers to satisfy the metal density requirements of integrated circuit and chip manufacturing. The conductive fill stripes are added during the design process after the placement of the power distribution and signal routing so that electrical continuity between the conductive fill stripes and the connecting bus, metal density requirements, other design rules and logic verification can be completed as the rest of the chip is designed.

Ein elektronischer Stromkreis und eine Methode des Entwerfens des elektronischen Stromkreises, der leitende Füllestreifen hat, die elektrisch zur Netzverteilung oder zur Signalwegewahl des Stromkreises angebracht werden. Vorzugsweise werden die leitenden Füllestreifen elektrisch zur Netzverteilung angebracht und werden zwischen den Energie Bussen und den Signaladern auf den verschiedenen Metallschichten vermischt, um den Metalldichteanforderungen der integrierter Schaltung und der Spanherstellung gerecht zu werden. Die leitenden Füllestreifen werden während des Designprozesses nach der Plazierung der Netzverteilung hinzugefügt und Signalwegewahl, damit elektrischer Durchgang zwischen den leitenden Füllestreifen und dem anschließenden Bus, den Metalldichteanforderungen, der anderen Designrichtlinien und der Logiküberprüfung als der Rest des Spanes durchgeführt werden kann, ist entworfen.

 
Web www.patentalert.com

< (none)

< System and method for propagating clock nodes in a netlist of circuit design

> Substrates secure against unauthorized copying and their production

> (none)

~ 00017