A method and system for designing a two-stage operational amplifier having low total harmonic distortion. The method begins with estimating a gain level of a second stage of the operational amplifier. Then a transconductance of the second stage is calculated. A unity gain frequency level for the first stage is calculated and from that the one kilohertz gain level of the first stage. The gain level at one kilohertz is then calculated and from this, the unity gain frequency for the operational amplifier is then calculated. A value of the compensation capacitor for said operational amplifier is calculated followed by calculating a transconductance of a first stage of the operational amplifier. The overall D.C. gain level and the output resistance of the first stage of the operational amplifier is then determined. The transconductance of the first and second stages, the output resistance of the first stage with the load capacitance and resistance will be used to synthesize transistor sizes and bias current levels of the operational amplifier. The design is then simulated for stability and the method is repeated until stability is achieved.

Um método e um sistema para projetar um amplificador operacional two-stage que tem a distorção harmonic total baixa. O método começa com estimar um nível do ganho de um segundo estágio do amplificador operacional. Uma transcondutância do segundo estágio é calculada então. Um nível da freqüência do ganho da unidade para o primeiro estágio é calculado e daquele o um nível do ganho dos quilohertz do primeiro estágio. O nível do ganho em um quilohertz é calculado então e desta, a freqüência do ganho da unidade para o amplificador operacional é calculada então. Um valor do capacitor da compensação para amplificador operacional dito é calculado seguiu calculando uma transcondutância de um primeiro estágio do amplificador operacional. O nível total do ganho da C.C. e a resistência de saída do primeiro estágio do amplificador operacional são determinados então. A transcondutância dos primeiros e segundos estágios, a resistência de saída do primeiro estágio com a capacidade da carga e a resistência serão usadas synthesize tamanhos do transistor e níveis atuais da polarização do amplificador operacional. O projeto é simulado então para a estabilidade e o método é repetido até que a estabilidade esteja conseguida.

 
Web www.patentalert.com

< (none)

< Method and system for reducing hysteresis effect in SOI CMOS circuits

> Video copy protection process enhancement to introduce horizontal and vertical picture distortions

> (none)

~ 00016