A frequency synthesizer with a digital frequency lock loop (FLL) having a fast frequency lock time uses a frequency counter circuit in the feedback loop to count the output signal frequency and produce frequency count data. A modulation control circuit provides modulation data and a corresponding modulation control signal for modulating the FLL signal source. A microprocessor processes the frequency count data along with the modulation data to provide a frequency control signal for controlling the nominal, or center, frequency of the FLL signal source. By processing these data together, thereby accounting for the amount of modulation applied to the FLL signal source, the center frequency can be maintained more consistently notwithstanding the presence of modulation within the feedback loop signal.

Un sintetizzatore di frequenza con un ciclo digitale della serratura di frequenza (FLL) che si diverte utilizza un circuito del contatore di frequenza nel ciclo di risposte per contare la frequenza del segnale in uscita e per redigere i dati di conteggio di frequenza. Un circuito di controllo di modulazione fornisce i dati di modulazione e un segnale di controllo corrispondente di modulazione per la modulazione della fonte del segnale di FLL. Un microprocessore procede i dati di conteggio di frequenza con i dati di modulazione per fornire un segnale di controllo di frequenza per il controllo del termine nominale, o il centro, frequenza della fonte del segnale di FLL. Procedendo questi dati insieme, quindi la contabilità per la quantità di modulazione si è applicata alla fonte del segnale di FLL, la frequenza concenta può essere effettuata più costantemente nonostante la presenza di modulazione all'interno del segnale del ciclo di risposte.

 
Web www.patentalert.com

< (none)

< Single-poly EPROM cell with CMOS compatible programming voltages

> Video on-screen display with reduced feedthrough and crosstalk

> (none)

~ 00010