In some embodiments, the invention includes a system having first and second domains. The system includes a first performance detection circuitry including some transistors of the first domain to provide a first performance rating signal indicative of transistor switching rates of the first domain. The system includes second performance detection circuitry including some transistors of the second domain to provide a second performance rating signal indicative of transistor switching rates the second domain. The system further includes control circuitry to receive the first and second performance rating signals and control a setting for a body bias signal for the first domain and control a setting for a body bias signal for the second domain responsive to the performance rating signals. In some embodiments, the control circuitry also provides supply voltage signals and clock signals responsive to the performance signals. The first and second domains may have clock signals with the same frequency and the bias values are set such that the transistors of the first and second domains can switch properly while the first and second domains have the clock signals and wherein one of the first and second domains operates at less than optimal performance.

Dans quelques incorporations, l'invention inclut un système ayant d'abord et les deuxièmes domaines. Le système inclut des premiers circuits de détection d'exécution comprenant quelques transistors du premier domaine pour fournir un premier signal de taux d'utilisation des ressources indicatif des taux de commutation de transistor du premier domaine. Le système inclut les deuxièmes circuits de détection d'exécution comprenant quelques transistors du deuxième domaine pour fournir un deuxième signal de taux d'utilisation des ressources indicatif des taux de commutation de transistor le deuxième domaine. Le système autre inclut des circuits de commande pour recevoir les premiers et deuxièmes signaux de rendement effectif et pour commander un arrangement pour un signal de polarisation de corps pour le premier domaine et pour commander un arrangement pour un signal de polarisation de corps pour le deuxième domaine sensible aux signaux de rendement effectif. Dans quelques incorporations, les circuits de commande fournissent également des signaux de tension d'alimentation et des signaux d'horloge sensibles aux signaux d'exécution. Les premiers et deuxièmes domaines peuvent avoir des signaux d'horloge avec la même fréquence et les valeurs polarisées sont placées tels que les transistors des premiers et deuxièmes domaines peuvent commuter correctement tandis que les premiers et deuxièmes domaines ont les signaux d'horloge et où un des premiers et deuxièmes domaines fonctionne à l'exécution moins qu'optimale.

 
Web www.patentalert.com

< (none)

< Method and apparatus for clock gated logic circuits to reduce electric power consumption

> System and method for reducing undesired radiation generated by LSI

> (none)

~ 00010