A flexible framework for synchronization of multimedia streams synchronizes the incoming streams on the basis of the collaboration of a transmitter-driven and a local inter-media synchronization module. Whenever the first one it is not enough to ensure reliable synchronization or cannot assure synchronization because the encoder does not know the exact timing of the decoder, the second one comes into play. Normally, the transmitter-driven module uses the stream time stamps if their drift is acceptable. If the drift is too high, the system activates an internal inter-media synchronization mode while the transmitter driven module extracts the coarsest inter-media synchronization and/or the structural information present in the streams. The internal clock of the receiver is used as absolute time reference. Whenever the drift value stabilizes to acceptable values, the system switches back smoothly to the external synchronization mode. The switch has a given hysteresis in order to avoid oscillations between internal and external synchronization modes.

Uma estrutura flexível para a sincronização de córregos dos multimedia sincroniza os córregos entrantes na base da colaboração de um módulo transmissor-dirigido e local da sincronização dos inter-meios. Sempre que primeiro ele não é bastante para assegurar a sincronização de confiança nem não pode assegurar a sincronização porque o codificador não sabe o sincronismo exato do decodificador, segundo vem no jogo. Normalmente, o módulo transmissor-dirigido usa os selos de tempo do córrego se sua tração for aceitável. Se a tração for demasiado elevada, o sistema ativa uma modalidade interna da sincronização dos inter-meios quando o módulo dirigido do transmissor extrair a sincronização a mais grosseira dos inter-meios e/ou a informação estrutural atuais nos córregos. O pulso de disparo interno do receptor é usado como a referência absoluta do tempo. Sempre que o valor da tração se estabiliza aos valores aceitáveis, o sistema comuta para trás lisamente à modalidade externa da sincronização. O interruptor tem uma histerese dada a fim evitar oscilações entre modalidades internas e externas da sincronização.

 
Web www.patentalert.com

< (none)

< Cycle-skipping DRAM for power saving

> Apparatus for inspecting difficult to access objects

> (none)

~ 00004