A priority encoder circuit (10, 60) is provided. The priority encoder circuit (10, 60) includes a plurality of inputs (38, 90) and outputs (40, 92). The number of inputs (38, 90) equals the number of outputs (40, 92), and each input (38, 90) corresponds to one output. Each input (38, 90) receives a signal that indicates whether the input (38, 90) has been selected. The priority encoder circuit (10, 60) also includes circuitry (50, 100) that generates a signal at the output (40, 92) corresponding to the input (38, 90) having the highest priority that receives the selection signal.

Цепь шифратора приоритета (10, 60) обеспечена. Цепь шифратора приоритета (10, 60) вклюает множественность входных сигналов (38, 90) и выходов (40, 92). Число входных сигналов (38, 90) приравнивает число выходов (40, 92), и каждый входной сигнал (38, 90) соответствует до ое одно. Каждый входной сигнал (38, 90) получает сигнал который показывает был выбран ли входной сигнал (38, 90). Цепь шифратора приоритета (10, 60) также вклюает сети (50, 100) которые производят сигнал на выходе (40, 92) соответствуя к входному сигналу (38, 90) имея высокийа приоритет который получает сигнал выбора.

 
Web www.patentalert.com

< (none)

< Method and apparatus for identifying a computer through BIOS scanning

> Computer communications device

> (none)

~ 00003