A data processing system includes a plurality of nodes, a serial data bus interconnecting the nodes in series in a closed loop for passing address and data information, and at least one processing node. In one construction, this processing node has a processor, a printed circuit board, a memory partitioned into first and second sections and a local bus connecting the processor, a block sharable memory section of the memory, and the printed circuit board. The local bus is used for transferring data in parallel from the processor to a directly sharable memory section of the memory on the printed circuit board and for transferring data from the block sharable memory to the printed circuit board. The printed circuit board includes a sensor for sensing when data is transferred into the directly sharable memory, a queuing device for queuing the sensed data, a serializer for serializing the queued data, a transmitter for transmitting the serialized data onto the serial data bus to the next successive processing node, a receiver for receiving serialized data from next preceding processing node, and a deserializer for deserializing the received serialized data into parallel data.

Ein Datenverarbeitungssystem schließt eine Mehrzahl von Nullpunkten, einen Seriendatenübertragungsweg, der die Nullpunkte in den Reihen in einer Endlosschleife für das Führen Adresse und Datenvon von informationen zusammenschalten, und mindestens einen verarbeitennullpunkt ein. In einem Aufbau hat dieser verarbeitennullpunkt einen Prozessor, eine gedruckte Leiterplatte, ein Gedächtnis, die, in zuerst verteilt werden und zweite Abschnitte und ein local bus, das den Prozessor anschließt, ein gemeinsamer Gedächtnisabschnitt des Blockes des Gedächtnisses und die gedruckte Leiterplatte. Das local bus wird für das Übertragen von von Daten in der Ähnlichkeit vom Prozessor auf einen direkt gemeinsamen Gedächtnisabschnitt des Gedächtnisses auf der gedruckten Leiterplatte und für bringende Daten vom gemeinsamen Gedächtnis des Blockes auf die gedruckte Leiterplatte benutzt. Die gedruckte Leiterplatte schließt einen Sensor für die Abfragung mit ein, wann Daten in das direkt gemeinsame Gedächtnis, in eine anstehende Vorrichtung für das Anstehen der abgefragten Daten, in ein serializer für serializing die angestandenen Daten, in einen Übermittler für das Übermitteln der serialized Daten auf den Seriendatenübertragungsweg dem folgenden aufeinanderfolgenden verarbeitennullpunkt geübertragen werden, in einen Empfänger für das Empfangen von von serialized Daten von zunächst vorangehen, Nullpunkt und in einen Seriell-Parallel-Umsetzer für das Deserializing die empfangenen serialized Daten zu den parallelen Daten verarbeitend.

 
Web www.patentalert.com

< (none)

< Bi-level branch target prediction scheme with fetch address prediction

> Determining thresholds and wrap-around conditions in a first-in-first-out memory supporting a variety of read and write transaction sizes

> (none)

~ 00003