A multi-display video system for ensuring the proper synchronization of scene switching. Before each display switches to pixel data corresponding to the next scene to be rendered, new pixel data is written into a currently unused bank of frame buffer memory within a corresponding graphics accelerator. When each graphics accelerator in the video system has completed writing the new pixel data to its respective frame buffer, the scene switch may take place. Each graphics accelerator is configured to display an image corresponding to the next scene in response to the indicator output signal indicating that the pixel data updates for all graphics accelerators are complete.

Мулти-pokajite видео- систему для обеспечивать правильную синхронизацию переключения места. Перед каждой индикацией переключает к пикселу данные соответствуя к следующему месту, котор нужно представить, новые данные по пиксела пишет в в настоящее время unused крен памяти буфера изображения внутри соответствуя акселераторь графиков. Когда каждый акселераторь графиков в видео- системе выполнял писание новых данных по пиксела к своему соответственно буферу изображения, переключатель места может осуществить. Каждый акселераторь графиков установлен для показа изображения соответствуя к следующему месту in response to выходной сигнал индикатора показывая что уточнения данным по пиксела для всех акселераторей графиков закончены.

 
Web www.patentalert.com

< (none)

< Synchronization method applied to databases in network management system

> On-chip differential resistance technique with noise immunity and symmetric resistance

> (none)

~ 00002