A system and associated method for dynamically allocating vertex data to a plurality of geometry accelerators in a computer graphics system based upon the relative current capability of the geometry accelerators to process the data. This efficient distribution of vertex data substantially reduces the amount of time individual geometry accelerators remain idle, thereby increasing both the efficiency of each geometry accelerator as well as the overall parallel processing of vertex data. This selective utilization of geometry accelerators thereby results in a significant increase in the throughput performance of the computer graphics system. A computer graphics system in accordance with the present invention comprises a plurality of geometry accelerators and a distributor connected through two unidirectional buses that transmit data in opposite directions. The geometry accelerators are connected, through appropriate interfacing hardware, directly to an input bus. The geometry accelerators are also coupled to an output bus in a manner that enables them to control the flow of data generated by upstream geometry accelerators. This dual bus arrangement enables the distributor to control the allocation of vertex data while enabling the geometry accelerators to control the subsequent combining of resulting rendering data.

Un sistema e un metodo collegato per dinamicamente l'assegnazione dei dati di vertice ad una pluralità di acceleratori della geometria in un sistema dei grafici di calcolatore basato sulla possibilità corrente relativa degli acceleratori della geometria per procedere i dati. Questa distribuzione efficiente dei dati di vertice riduce sostanzialmente il tempo che i diversi acceleratori della geometria rimangono idle, quindi aumentante entrambi l'efficienza di ogni acceleratore della geometria così come l'elaborazione parallela generale dei dati di vertice. Questa utilizzazione selettiva degli acceleratori della geometria quindi provoca un aumento significativo nelle prestazioni di rendimento del sistema dei grafici di calcolatore. Un sistema dei grafici di calcolatore secondo la presente invenzione contiene una pluralità gli acceleratori della geometria e un distributore collegato tramite due bus unidirezionali che trasmettono i dati nei sensi opposti. Gli acceleratori della geometria sono collegati, tramite fissaggi di collegamento adatti, direttamente ad un bus dell'input. Gli acceleratori della geometria inoltre sono accoppiati ad un bus dell'uscita in un modo che permette loro di controllare il flusso dei dati generati dagli acceleratori verso l'alto della geometria. Questa disposizione doppia del bus permette al distributore di controllare la ripartizione dei dati di vertice mentre permette agli acceleratori della geometria di controllare la combinazione successiva dei dati di rappresentazione risultanti.

 
Web www.patentalert.com

< (none)

< Resistive media size sensing system

> Isolated pulse mode driver for power transistor

> (none)

~ 00001